분류 전체보기 115

axi_user_logic_4cs_16x1024....

프로세서, USER REGISTER ACCESS 일반적으로 FPGA 내부 프로세서를 사용할 경우 FPGA내에 설계하는 사용자 로직과 데이터를 주고받는 경우가 많습니다. 하지만 프로세서가 버스를 통해 user logic을 억세스하기 위해서는 버스 신호와 프로토콜을 이해해야 합니다. 정말 지루하고 따분하고 읽어도 읽어도 알아듣지 못할 말로 잔뜩 써 있는 것이 데이터 시트입니다. XPS로 프로세서를 설계하면 user logic을 억세스하는 IP를 따로 제공하지 않기 때문에 설계자가 직접 만들어야 합니다. 뭐 프로토콜도 잘 알고 있고 프로세서의 동작상황도 잘 알고 있으면 못 만들 것도 없지만 생소한 프로그램에 낯선 프로세서와 처음 보는 프로토콜에 골탕 좀 먹으면 영 몹쓸 프로세서로 낙인 찍히기 쉽습니다. 그래서..

BootLoader, user jump

2. 요구사항 FPGA 외부에서 microblaze용 프로그램을 SREC 형태로 다운로드하고 나면 microblaze은 부트로더를 이용해 해당 프로그램을 다시 원하는 위치에 재배치함으로써 프로그램을 실행 시켜야 합니다. 새로운 요구사항으로 다운로드된 프로그램의 실행이 끝나면 다시 부트로더로 돌아갈 수 있도록 유저 프로그램을 수정해야 합니다. 3. bootloader 분석 다음 리스트는 edk91에서 제공하는 부트로더의 소스 코드의 일부분 입니다. static int8_t load_exec () { int8_t ret; void (*laddr)(); int8_t done = 0; int32_t i; srinfo.sr_data = sr_data_buf; while (!done) { if ((ret = fla..

edk 2012.02.02